LDR | | 00829nam ac200265 k 4500 |
001 | | 000000165623 |
005 | | 20140819180814 |
007 | | ta |
008 | | 050601s2005 ulka 001a kor |
020 | |
▼a 8945006028 |
040 | |
▼a 247004 |
049 | |
▼l M0299558
▼l M0299559
▼c C2 |
056 | |
▼a 569.47 |
090 | |
▼a 569.47
▼b W525c3ㅂ |
100 | |
▼a Weste, Neil H. E. |
245 | |
▼a CM0S VLSI 설계 원리/
▼d Neil H. E. Weste, David Harris 지음;
▼e 백준기, 이성원 옮김. |
246 | 19 |
▼a CMOS VLSI design : a circuits and systems perspective, 3rd. |
260 | |
▼a 서울:
▼b 피어슨에듀케이션코리아,
▼c 2005. |
300 | |
▼a 1056 p.:
▼b 삽화;
▼c 27 cm. |
500 | |
▼a 권말에 부록으로 "Verilog" 외 수록 |
504 | |
▼a 참고문헌 및 색인포함 |
653 | |
▼a CMOS/
▼a VLSI |
700 | |
▼a Harris, David/
▼a 백준기/
▼a 이성원 |
940 | |
▼a 씨모스 브이엘에스아이 설계 원리 |
950 | |
▼b \32000 |