LDR | | 00826nam ac200253 k 4500 |
001 | | 000000196924 |
005 | | 20140819225018 |
007 | | ta |
008 | | 071004s2007 ulka 000 kor |
020 | |
▼a 9788980004423 |
040 | |
▼a 247004 |
049 | 0 |
▼l M0365535
▼l M0365536
▼c C2 |
056 | |
▼a 566.36 |
090 | |
▼a 566.36
▼b 서강수ㅇ |
100 | |
▼a 서강수 |
245 | 20 |
▼a (VHDL을 이용한)임베디드 시스템 설계/
▼d 서강수, 정명진 共著. |
246 | 04 |
▼a (Xilinx ALTERA 중심 VHDL을 이용한)디지털 시스템 설계 |
260 | |
▼a 서울:
▼b 복두출판사,
▼c 2007. |
300 | |
▼a 512 p.:
▼b 삽화;
▼c 26 cm. |
500 | |
▼a 권말부록으로 "WebPACK ISE project navigator 사용법" 등 수록 |
500 | |
▼a VHDL은 "Very high speed integrated circuit Hardware Description Language"의 약어임/ |
700 | 1 |
▼a 정명진 |
940 | |
▼a (브이에이치디엘을 이용한)임베디드 시스템 설계 |
950 | 0 |
▼b \20000 |