목차
실험 1 OR 게이트·AND 게이트·NOT 게이트 ... 1
실험 2 NAND 게이트·NOR 게이트 ... 15
실험 3 Bool 代數와 De Morgan의 定理 ... 29
실험 4 카르노 맵(Karnaugh Map) ... 45
실험 5 Exclusive-OR 게이트 ... 65
실험 6 반가산기(半加算器)·반감산기(半減算器) ... 79
실험 7 전가산기·전감산기(全加算器·全減算器) ... 91
실험 8 보수를 이용한 감산과 병렬 가감산기 ... 101
실험 9 RS 및 D 플립플럽(Flip Flop) ... 113
실험 10 JK 및 T 플립플럽(Flip Flop) ... 131
실험 11 비동기 계수회로(Asynchronous Counter) ... 143
실험 12 동기 계수회로(synchronous counter) ... 161
실험 13 n진 계수회로(modulus n counter) ... 181
실험 14 주파수 분할회로 ... 199
실험 15 복호기와 부호기(decoder and encoder) ... 209
실험 16 멀티플렉서와 디멀티플렉서(multiplexer and demultiplexer) ... 221
실험 17 RAM(random access memory) ... 233
실험 18 D/A 변환기 ... 241
실험 19 A/D 변환기 ... 249
실험 20 신호등 제어기 ... 257
실험 21 op Amp의 특성 ... 267
실험 22 op Amp의 기본 선형증폭기 회로 ... 279
실험 23 op Amp을 이용한 미분기와 적분기 ... 299
부록 ... 313
실험 1 OR 게이트·AND 게이트·NOT 게이트 ... 1
실험 2 NAND 게이트·NOR 게이트 ... 15
실험 3 Bool 代數와 De Morgan의 定理 ... 29
실험 4 카르노 맵(Karnaugh Map) ... 45
실험 5 Exclusive-OR 게이트 ... 65
실험 6 반가산기(半加算器)·반감산기(半減算器) ... 79
실험 7 전가산기·전감산기(全加算器·全減算器) ... 91
실험 8 보수를 이용한 감산과 병렬 가감산기 ... 101
실험 9 RS 및 D 플립플럽(Flip Flop) ... 113
실험 10 JK 및 T 플립플럽(Flip Flop) ... 131
실험 11 비동기 계수회로(Asynchronous Counter) ... 143
실험 12 동기 계수회로(synchronous counter) ... 161
실험 13 n진 계수회로(modulus n counter) ... 181
실험 14 주파수 분할회로 ... 199
실험 15 복호기와 부호기(decoder and encoder) ... 209
실험 16 멀티플렉서와 디멀티플렉서(multiplexer and demultiplexer) ... 221
실험 17 RAM(random access memory) ... 233
실험 18 D/A 변환기 ... 241
실험 19 A/D 변환기 ... 249
실험 20 신호등 제어기 ... 257
실험 21 op Amp의 특성 ... 267
실험 22 op Amp의 기본 선형증폭기 회로 ... 279
실험 23 op Amp을 이용한 미분기와 적분기 ... 299
부록 ... 313
닫기