목차
1장 설계에 필요한 지식 ... 9
   트랜지스터 회로의 기본 ... 9
   에미터 접지 회로 ... 9
   전류 귀환 바이어스회로 ... 10
   입·출력저항 ... 13
   전압 증폭도 ... 14
   최대출력과 동작 전류 ... 15
   결합 용량 등의 설계 ... 16
   FET회로 ... 16
   μ표시 FET회로 ... 18
   앰프에 사용되는 회로와 NFB ... 20
   에미터 훨로워 회로 ... 20
   BET의 소스 훨로워 회로 ... 20
   μ표시 FET의 소스 훨로워 회로 ... 21
   2단 직결 회로의 동작 ... 21
   증폭 회로에 NFB를 건다 ... 22
   차동증폭회로의 동작 ... 24
   2단 직결 회로 ... 26
   FET의 차동 증폭회로 ... 26
   SEPP회로 ... 26
   달링톤 접속 ... 8
   SEPP회로의 출력 ... 28
   C·R회로의 기본 ... 30
   C·R의 직 병렬접속 ... 30
   주파수와 시정수 ... 30
2장 헤드 앰프의 설계 ... 35
   헤드 앰프의 설계 방법 ... 35
   스테레오 앰프의 구성 ... 35
   헤드 앰프와 잡음 ... 36
   FET의 사용 ... 39
   이퀄라이저 앰프의 설계 방법 ... 40
   등화특성 ... 40
   C·R형의 등화회로 ... 40
   NFB형의 등화회로 ... 42
   NFB형 EQ소자의 설계 요점 ... 44
   EQ소자의 접속점 ... 46
   EQ앰프의 이득 ... 47
   C·R형을 설계할 때 ... 48
   오픈루프 이득과 마무리 이득 ... 48
   발진 방지 방법 ... 49
   초단의 바이어스 ... 52
   카트리지의 종단 ... 52
   헤드 앰프의 설계 ... 53
   설계 순서 ... 53
   회로의 설정 ... 53
   전원 전압의 설정 ... 53
   전원의 확인 ... 53
   트랜지스터 선정 ... 54
   회로의 부품 정수 결정 ... 54
   2트랜지스터 직결 앰프 회로 ... 54
   전원 전압과 트랜지스터 ... 54
   <?import namespace ... m ur
   콜렉터 손실의 검사 ... 55
   <m:math xmlns ... '"htt
   에미터 저항기 <m:math xmlns ... '"htt
   Q₁의 동작 전류와 R₄, <m:math xmlns ... '"htt
   <m:math xmlns ... '"htt
   앰프의 오픈루프 이득 ... 58
   나머지 EQ 소자 ... 59
   각 콘덴서의 설계 ... 60
   추가 부품 ... 61
   EQ-A회로의 데이터 ... 64
   FET를 도입한 헤드 앰프 ... 64
   FET를 사용하는 회로 ... 64
   전원 전압과 트랜지스터 ... 66
   Q₂의 동작 회로 ... 66
   <m:math xmlns ... '"htt
   Q₁회로와 EQ소자 ... 68
   각 콘덴서의 설계 ... 69
   발진 방지 ... 70
   <m:math xmlns ... '"htt
3장 파워 앰프의 설계 ... 73
   기본 회로와 설계 방법 ... 73
   2전원식의 SEPP ... 73
   파워 앰프 ... 73
   전원 전압과 출력 ... 74
   파워 트랜지스터의 선정 ... 74
   콜렉터 손실 ... 74
   최대 콜렉터 전압 ... 75
   최대 콜렉터 전류 ... 76
   방열기(판)의 선정 ... 76
   드라이버 ... 78
   프리드라이버 ... 78
   초단 ... 78
   기본 회로에서 구체적으로 설계 ... 79
   전원과 파워 트랜지스터의 선정 ... 79
   파워 트랜지스터의 선정 ... 80
   방열기의 선정 ... 82
   드라이버의 설계 ... 82
   <m:math xmlns ... '"htt
   프리드라이버의 설계 ... 86
   트랜지스터의 선정 ... 86
   초단의 설계 ... 87
   트랜지스터와 동작 전류 ... 87
   각 저항기의 설계 ... 88
   파워 앰프의 이득과 귀환 회로 ... 88
   바이어스 회로의 설계 ... 90
   설계 완성 회로 ... 92
4장 파워 FET앰프의 설계 ... 97
   파워 FET효과 ... 97
   FET종류 ... 98
   파워단의 설계 ... 99
   전원 전압의 결정 ... 100
   바이어스 전압의 확인 ... 100
   방열기의 계산 ... 101
   드라이버 설계 ... 102
   전원 전압 ... 102
   트랜지스터의 선정 ... 102
   동작 전류와 각 저항기의 설계 ... 103
   바이어스 회로 ... 106
   초단의 작동 회로와 NFB ... 107
   초단 FET선정 ... 107
   동작 전류와 각 저항기 ... 108
   결론과 확장성 ... 109
닫기