목차
1장 PSpice 개론
   1.1 PSpice란? ... 11
   1.2 PSpice 사용 방법 ... 11
      1.2.1 PSpice 시뮬레이션 방법 ... 12
      1.2.2 Schematic 실행2 ... 12
   1.3 시뮬레이션 수행 ... 16
      1.3.1 시뮬레이션 조건 설정하기 ... 16
      1.3.2 TRANSIENT 파라미터 설정하기 ... 18
      1.3.3 Probe 실행 ... 19
      1.3.4 시뮬레이션 실행 ... 19
      1.3.5 파형 보기 ... 20
   1.4 Schematic Edit의 세부 스펙 ... 20
   1.5 Probe의 사용 ... 28
   1.6 윈도우용 PSpice 사용 예 ... 32
      1.6.1 직접 소자 찾기와 심벌 라이브러리를 이용한 소자 찾기 ... 32
      1.6.2 연결하기 ... 32
      1.6.3 파라미터 설정하기 ... 33
      1.6.4 회로특성 분석 종류 설정하기 ... 34
      1.6.5 Probe를 이용한 출력 파형 보기 ... 34
제2장 기본회로
   2.1 전압원 및 전류원 회로 해석 ... 37
      2.1.1 전압원 및 전류원 개요 ... 37
      2.1.2 Schematic 작성 ... 37
      2.1.3 Simulation 결과 파형 ... 38
   2.2 KVL을 이용한 회로 해석 ... 39
      2.2.1 개요 ... 39
      2.2.2 KVL 응용회로 ... 40
   2.3 KCL을 이용한 회로 해석 ... 42
      2.3.1 개요 ... 42
      2.3.2 KCL 응용회로 ... 42
   2.4 테브난 등가회로 ... 44
      2.4.1 개요 ... 44
      2.4.2 테브난 등가회로 ... 44
   2.5 노튼 등가회로 해석 ... 46
      2.5.1 개요 ... 46
      2.5.2 노튼 정리 응용회로 ... 46
3장 Diode 및 BJT 증폭기 회로
   3.1 반파 및 전파 정류 회로의 특성 ... 49
      3.1.1 반파 및 전파 정류 회로의 해석 ... 49
      3.1.2 전파 정류 응용 회로 ... 50
      3.1.3 전파 정류 응용 회로 ... 52
   3.2 배율기 회로 ... 54
      3.2.1 배율기 회로 해석 ... 54
      3.2.2 2배율기 응용회로 ... 54
      3.2.3 4배율기 응용 회로 ... 56
   3.3 클리퍼(Clipper) 및 클램퍼(Clamper) 회로 해석 ... 58
      3.3.1 개요 ... 58
      3.3.2 클리퍼 응용 회로 ... 59
      3.3.3 클램퍼(Clamper) 응용 회로 ... 60
   3.4 제너 다이오드 회로 해석 ... 62
      3.4.1 개요 ... 62
      3.4.2 제너 항복 전압 특성을 이용한 클리퍼 회로 개요 ... 62
      3.4.3 제너 다이오드 응용 회로 ... 63
      3.4.4 제너 다이오드를 이용한 클리퍼 응용회로 ... 65
   3.5 BJT 증폭기 해석 ... 67
      3.5.1 CE 증폭기 개요 및 응용 회로 ... 67
      3.5.2 CC 증폭기 개요 및 응용 회로 ... 70
      3.5.3 CB 증폭기 개요 및 응용 회로 ... 72
   3.6 BJT 증폭기 응용 회로 해석 ... 75
      3.6.1 SWAMP 증폭기 ... 75
      3.6.2 피드백 저항이 있는 공통이미터(CE) 증폭기 ... 78
      3.6.3 바이패스 커패시터를 추가한 공통이미터 증폭기 ... 81
      3.6.4 전류 밀러(Miller) 회로 ... 84
   3.7 다단 BJT 증폭기 회로 해석 ... 86
      3.7.1 SWAMP 2단 증폭기 ... 86
      3.7.2 공통이미터-공통컬렉터 2단 증폭기 ... 88
      3.7.3 2단 공통이미터 증폭기 ... 91
      3.7.4 2단 Feedback 회로 ... 94
      3.7.5 3단 공통 이미터 증폭기 ... 96
   3.8 전력 증폭기 회로 해석 ... 99
      3.8.1 A급 전력 증폭기 회로 개요 및 응용 회로 ... 99
      3.8.2 B급 전력증폭기 ... 101
      3.8.3 AB급 전력증폭기 ... 103
      3.8.4 C급 전력증폭기 ... 105
   3.9 차동증폭기 ... 107
      3.9.1 차동증폭기 기본 회로 ... 107
      3.9.2 정전류 소스를 이용한 차동증폭기 ... 110
4장 FET 회로
   4.1 전계 효과 트랜지스터(JFET) ... 113
      4.1.1 개요 ... 113
      4.1.2 공통 소스(CS) JFET 회로 해석 ... 113
      4.1.3 JFET CD 증폭기 ... 116
      4.1.4 CG 증폭기 ... 119
   4.2 MOSFET의 특성 ... 121
      4.2.1 증가형 MOSFET ... 121
      4.2.2 공핍형 MOSFET ... 123
5장 OP-Amp 증폭기 종류
   5.1 반전 및 비반전 증폭기 회로 해석 ... 127
      5.1.1 반전 증폭기 회로 개요 ... 127
      5.1.2 반전 증폭기의 응용 회로 ... 128
      5.1.3 비반전 증폭기 회로 개요 ... 130
      5.1.4 비반전 증폭기 응용 회로 ... 131
   5.2 전압제어 전압원(VCVS) 회로 해석 ... 133
      5.2.1 전압제어 전압원(VCVS) 회로 개요 ... 133
      5.2.2 전압제어 전압원 응용 회로 ... 134
   5.3 전압제어 전류원(VCIS) 회로 해석 ... 135
      5.3.1 전압제어 전류원(VCIS) 회로 개요 ... 135
      5.3.2 전압제어 전류원 응용 회로 ... 136
   5.4 전류제어 전류원(ICIS) 회로 해석 ... 138
      5.4.1 전류제어 전류원(ICIS) 회로 개요 ... 138
      5.4.2 전류제어 전류원 응용 회로 ... 138
   5.5 전류제어 전압원(ICVS) 회로 해석 ... 140
      5.5.1 전류제어 전압원(ICVS) 회로 개요 ... 140
      5.5.2 전류제어 전압원 응용 회로 ... 140
6장 OP-Amp 응용 회로
   6.1 가산증폭기 회로 해석 ... 143
      6.1.1 가산증폭기 회로 개요 ... 143
      6.1.2 가산증폭기 응용 회로 ... 144
   6.2 전류 부스터 회로(Current Booster) ... 145
      6.2.1 Current Booster 회로 개요 ... 145
      6.2.1 Current Booster 응용 회로 ... 146
   6.3 선형 OP-AMP 회로 적분기(Integrator Circuit) 회로 해석 ... 148
      6.3.1 Integrator Circuit 회로 개요 ... 148
      6.3.2 Integrator Circuit 응용 회로 ... 149
   6.4 선형 OP-AMP 회로 미분기(Differentitor Circuit) 회로 해석 ... 150
      6.4.1 Differentitor Circuit 회로 개요 ... 150
      6.4.2 Differentitor Circuit 응용 회로 ... 151
   6.5 Low Pass Filter 회로 해석 ... 153
      6.5.1 Low Pass Filter 회로 개요 ... 153
      6.5.2 Low Pass Filter 응용 회로 ... 154
   6.6 High Pass Filter 회로 해석 ... 156
      6.6.1 High Pass Filter 회로 개요 ... 156
      6.6.2 High Pass Filter 응용 회로 ... 156
7장 디지털 전자회로
   7.1 기본 논리회로 ... 159
      7.1.1 Inverter 회로 ... 159
      7.1.2 AND gate 회로 ... 161
      7.1.3 OR gate 회로 ... 162
      7.1.4 NAND gate 회로 ... 163
      7.1.5 NOR gate 회로 ... 165
   7.2 조합논리회로 ... 166
      7.2.1 가산기 ... 166
      7.2.2 감산기 ... 169
      7.2.3 Decoder ... 172
      7.2.4 Multiplexer ... 173
      7.2.5 R-S Flip-Flop ... 175
      7.2.6 D Flip-Flop ... 177
      7.2.7 J-K Flip-Flop ... 179
      7.2.8 T Flip-Flop ... 181
8장 실전 연습 문제
   실전 연습 문제 ... 183
부록 1 PSPICE 문법
   1.1 수동 소자 ... 213
      1.1.1 저항 ... 213
      1.1.2 커패시터 ... 214
      1.1.3 INDUCTORS ... 214
      1.1.4 상호 인덕터 ... 215
      1.1.5 전송 선로 ... 216
   1.2 전압원 ... 216
   1.3 전류원 ... 219
   1.4 전압 제어 전압원 ... 220
   1.5 전류 제어 전류원 ... 221
   1.6 전류 제어 전압원 ... 222
   1.7 전압 제어 전류원 ... 223
   1.8 반도체 소자 ... 224
      1.8.1 다이오드 ... 224
      1.8.2 BIPOLAR JUNCTION TRANSISTORS ... 226
      1.8.3 JUNCTION FIELD EFFECT TRANSISTOR ... 227
      1.8.4 METAL OXIDE FIELD EFFECT TRANSISTORS ... 228
   1.9 부회로(SUBCIRCUITS) ... 231
   1.10 PSPICE 제어 문장 ... 231
부록 2 PSPICE 에러 메시지
   2.1 일반적인 문장 처리 에러 ... 241
   2.2 해석 문장 처리 에러 ... 244
   2.3 출력 제어 에러 및 옵션 문장 에러 ... 246
   2.4 시뮬레이터에서 나타나는 에러 ... 247
   2.5 모델과 모델 파라미터 에러 ... 249
   2.6 부 회로 에러 ... 250
닫기