목차
Ⅰ 기초이론 및 실험장치
   (1) 논리신호(Logic Signal) ... 21
   (2) TTL 소자(Devices) ... 22
   (3) CMOS소자 ... 25
   (4) 패키지 형식(Package Style) ... 25
   (5) IC 사용상에 유의할 점 ... 27
   (6) 디지털 실험장치(Digital Experiment System) ... 27
      제1장 Proteus VSM의 구성과 설치 ... 33
      제2장 프로그램 시작 ... 38
      제3장 Proteus VSM 메인 화면과 메뉴 ... 39
Ⅱ 조합 논리회로
   실험. 기본 논리 게이트와 그 응용
      [1] 목적 ... 123
      [2] 이론 ... 123
        (1) AND 게이트 ... 123
        (2) OR 게이트 ... 124
        (3) NOT게이트(Inverter) ... 125
      [3] 사용기기 및 부품 ... 127
      [4] 실험 ... 127
        (1) AND 게이트 ... 127
        (2) OR 게이트 ... 128
        (3) NOT 게이트 ... 128
        (4) AND-OR-NOT 게이트 결합 ... 130
      [5] 실험 결과 검토 ... 131
      [6] 실험 결과 테스트 ... 131
   실험2. 부울 대수
      [1] 목적 ... 134
      [2] 이론 ... 134
        (1) 부울 대수의 논리연산 공리 ... 134
        (2) 부울 대수의 정리 ... 134
      [3] 사용기기 및 부품 ... 136
      [4] 실험 ... 136
        (1) 부울 대수의 정리 ... 136
        (2) 부울 대수의 정리 ... 137
        (3) 부울 대수의 정리 ... 138
        (4) 부울 대수의 정리 ... 139
        (5) 부울 대수의 정리 ... 140
      [5] 실험 결과 검토 ... 141
      [6] 실험 결과 테스트 ... 141
   실험3. NAND와 NOR 게이트
      [1] 목적 ... 143
      [2] 이론
        (1) NAND 게이트 ... 143
        (2) NOR 게이트 ... 144
        (3) 결선형 AND(wired AND) ... 146
        (4) 결선형 OR(wired OR) ... 147
      [3] 사용기기 및 부품 ... 148
      [4] 실험 ... 148
        (1) NAND 게이트 ... 148
        (2) NAND 게이트의 응용 ... 149
        (3) NOR 게이트 ... 150
        (4) NOR 게이트의 응용 ... 150
      [5] 실험 결과 검토 ... 153
      [6] 실험 결과 테스트 ... 153
   실험4. 논리함수의 간략화
      [1] 목적 ... 156
      [2] 이론 ... 156
        (1) 드-보르간의 정리 ... 156
        (2) 표준전개(Canonocal Form Expansion) ... 156
        (3) 카르나도법(Karnaugh Map Method) ... 159
        (4) 테이블법(Tabular Map Method) ... 160
      [3] 사용기기 및 부품 ... 163
      [4] 실험 ... 163
      [5] 실험 결과 검토 ... 169
      [6] 실험 결과 테스트 ... 169
   실험5. Exclusive OR 게이트와 그 응용
      [1] 목적 ... 173
      [2] 이론 ... 173
      [3] 사용기기 및 부품 ... 175
      [4] 실험 ... 175
      [5] 실험 결과 검토 ... 181
      [6] 실험 결과 테스트 ... 181
   실험6. 가산기와 감산기(Adders and Subtractors)
      [1] 목적 ... 183
      [2] 이론 ... 183
        (1) 반 가산기(Half Adder) ... 183
        (2) 반 가산기(Half Subtractor) ... 185
        (3) 전 가산기(full Subtractor) ... 186
      [3] 사용기기 및 부품 ... 188
      [4] 실험 ... 188
      [5] 실험 결과 검토 ... 194
      [6] 실험 결과 테스트 ... 194
   실험7. 디코더와 인코더(Decoder and Encoder)
      [1] 목적 ... 196
      [2] 이론 ... 196
        (1) 디코더(Decoder) ... 196
        (2) 인코더(Encoder) ... 198
        (3) 십진수의 표시 ... 198
      [3] 사용기기 및 부품 ... 201
      [4] 실험 ... 201
      [5] 실험 결과 검토 ... 207
      [6] 실험 결과 테스트 ... 207
   실험8. 멀티플렉서와 디멀티플렉서(Multiplexer and Demultiplexer)
      [1] 목적 ... 209
      [2] 이론 ... 209
        (1) 멀티플렉서(Multiplexer) ... 209
        (2) 멀티플렉서를 이용한 논리회로 ... 211
        (3) 디코더의 멀티플렉서로의 전용 ... 212
        (4) 멀티플렉서를 이용한 부울 함수의 실현 과정 ... 213
      [3] 사용기기 및 부품 ... 219
      [4] 실험 ... 219
      [5] 실험 결과 검토 ... 223
      [6] 실험 결과 테스트 ... 223
Ⅲ 순차 논리회로(Sequential Logic Circuit)
   실험9. RS 래치와 D 래치(RS-Latch and D-Latch)
      [1] 목적 ... 228
      [2] 이론 ... 228
        (1) RS 래치(RS-Latch) ... 228
      [3] 사용기기 및 부품 ... 233
      [4] 실험 ... 233
      [5] 실험 결과 검토 ... 237
      [6] 실험 결과 테스트 ... 237
   실험10. 플립 플롭(Flip-Flop)
      [1] 목적 ... 240
      [2] 이론 ... 240
        (1) RS-플립플롭(RS-Flip Flop) ... 240
        (2) D-플립플롭(D-Flip Flop) ... 241
        (3) JK-플립플롭(JK-Flip Flop) ... 243
        (4) 마스터 슬레이브 JK-플립플롭(Master-Salve JK-Flip Flop) ... 245
      [3] 사용기기 및 부품 ... 245
      [4] 실험 ... 248
      [5] 실험 결과 검토 ... 254
      [6] 실험 결과 테스트 ... 254
   실험11. 단안정 멀티바이브레이터(Monostable Multivibrator)
      [1] 목적 ... 257
      [2] 이론 ... 257
        (1) 단안정의 기본동작 ... 257
        (2) 단안정 멀티바이브레이터의 회로(Monosable Multivibrator Circuit) ... 257
        (3) 단안정 멀티바이브레이터의 여러 가지 입출력 파형 ... 260
        (4) 개별소자의 의한 단안정 회로 ... 260
        (5) IC 단안정 회로 ... 261
      [3] 사용기기 및 부품 ... 264
      [4] 실험 ... 264
      [5] 실험 결과 검토 ... 267
      [6] 실험 결과 테스트 ... 268
   실험12. 비안정 멀티바이브레이터(Astable Multivibrator)
      [1] 목적 ... 271
      [2] 이론 ... 271
        (1) Transistor형 비안정 회로(트랜지스터형 클록 발생회로) ... 273
        (2) 수정 진동자를 이용한 비안정 ... 273
        (3) 555 IC 타이머(timer) ... 274
      [3] 사용기기 및 부품 ... 276
      [4] 실험 ... 276
      [5] 실험 결과 검토 ... 281
      [6] 실험 결과 테스트 ... 282
Ⅳ 레지스터와 카운터(Register and Counters)
   [1] 목적 ... 287
   [2] 이론 ... 287
      (1) 데이터의 입출력 방식 ... 287
      (2) 데이터 이동방식과 만능방식 ... 296
   [3] 사용기기 및 부품 ... 301
   [4] 실험 ... 301
   [5] 실험 결과 검토 ... 306
   [6] 실험 결과 테스트 ... 306
   실험14. 비동기식 카운터(Asynchronous Counters)
      [1] 목적 ... 308
      [2] 이론 ... 308
        (1) 비동기식 Counter-Up 카운터 ... 309
        (2) 비동기식 Counter-Down 카운터 ... 310
        (3) 비동기식 Up/Down 카운터 ... 311
        (4) 비동기식 10진 카운터 ... 312
      [3] 사용기기 및 부품 ... 314
      [4] 실험 ... 314
      [5] 실험 결과 검토 ... 322
      [6] 실험 결과 테스트 ... 322
   실험15. 동기식 카운터(Synchronous Counters)
      [1] 목적 ... 325
      [2] 이론 ... 325
        (1) 동기식 Counters 카운터 ... 325
        (2) 동기식 Counter-Down 카운터 ... 326
        (3) 리플 캐리 카운터(Ripple Carry Counter) ... 327
        (4) Modulus 카운터 ... 328
      [3] 사용기기 및 부품 ... 330
      [4] 실험 ... 330
      [5] 실험 결과 검토 ... 341
      [6] 실험 결과 테스트 ... 341
   실험16. 결합형 카운터(Combinational Counters)
      [1] 목적 ... 343
      [2] 이론 ... 343
        (1) 귀한 펄스를 이용한 모듈러스 카운터 ... 343
        (2) 리셋(Reset)형 카운터 ... 345
        (3) 직접 리셋형 카운터 ... 346
        (4) 프로그램 가능 카운터(Programmmale Counters) ... 348
      [3] 사용기기 및 부품 ... 354
      [4] 실험 ... 354
      [5] 실험 결과 검토 ... 364
      [6] 실험 결과 테스트 ... 364
   실험17. 시프트 카운터(Shift Counters)
      [1] 목적 ... 366
      [2] 이론 ... 366
        (1) 링 카운터(Ring Counters) ... 366
        (2) 존슨 카운터(Johnson Counter) ... 368
      [3] 사용기기 및 부품 ... 371
      [4] 실험 ... 371
      [5] 실험 결과 검토 ... 377
      [6] 실험 결과 테스트 ... 377
Ⅴ 디지틀 공학 응용
   실험18. 슈미트 트리거(Schmit Trigger)
      [1] 목적 ... 381
      [2] 이론 ... 381
        (1) 슈미트 트리거 회로의 동작 원리 ... 381
        (2) 슈미트 트리거 특성(Schmitt Trigger Characteristics) ... 382
      [3] 사용기기 및 부품 ... 385
      [4] 실험 ... 385
      [5] 실험 결과 검토 ... 389
      [6] 실험 결과 테스트 ... 389
   실험19. 메모리 RAM과 ROM
      [1] 목적 ... 392
      [2] 이론 ... 392
        (1) 메모리의 개요 ... 392
        (2) RAM(Random Access Memory) ... 393
        (3) ROM(Read Only Memory) ... 395
      [3] 사용기기 및 부품 ... 399
      [4] 실험 ... 399
      [5] 실험 결과 검토 ... 402
      [6] 실험 결과 테스트 ... 402
   실험20. D/A 변환기와 A/D 변환기
      [1] 목적 ... 404
      [2] 이론 ... 404
        (1) D/A 변환기와 A/D 변환기의 기본 원리 ... 404
        (2) 반전 가산형 A/D 변환기 ... 405
        (3) 레더형 D/A 변환기 ... 407
        (4) 계수형 A/D 변환기 ... 408
        (5) 트래킹 A/D 변환기 ... 410
        (6) 병렬 데이터 처리 A/D 변환기의 구성 ... 411
        (7) 실제 D/A 변환기와 A/D 변환기의 응용 ... 411
      [3] 사용기기 및 부품 ... 414
      [4] 실험 ... 414
      [5] 실험 결과 검토 ... 420
      [6] 실험 결과 테스트 ... 420
Ⅵ 기초 이론 및 실험장치
   1. TTL IC를 이용한 디지틀 시계회로 ... 424
   2. 톤 디코더회로 구성 및 측정 ... 425
   3. 가변형 분주회로 ... 426
   4. OP AMP를 이용한 삼각파 발진회로 ... 427
   5. 전압레벨 판별기 회로 ... 429
   6. 레벨표시 회로 ... 429
   7. 삼각파 발생기를 이용한 신호 분주기 ... 430
   8. 가산회로 ... 431
   9. 5진 카운터를 이용한 신호처리 ... 432
Ⅶ proteus를 이용한 모의실험
   모의실험 1. 기본 논리 게이트와 그 응용 ... 433
      1-1 AND, OR, NOT게이트 ... 433
      1-2 AND-OR-NOT게이트 결합 ... 434
   모의실험 2. 부울 대수 ... 435
      2-1 부울 대수의 정리 ... 435
   모의실험 3. NAND와 NOR게이트 ... 437
      3-1 NAND게이트 ... 437
      3-2 NOR게이트 ... 437
   모의실험 4. 논리함수의 간략화 ... 439
      4-1 실험회로 ... 439
   모의실험 5. Exclusive OR게이트와 그 응용 ... 442
      5-1 실험 회로 ... 442
   모의실험 6. 가산기와 감산기(Adders and Subtractors) ... 444
      6-1 반 가산기와 전 가산기 ... 444
      6-2 반 감산기와 전 감산기 ... 445
      6-3 가산기 회로 ... 446
      6-4 전 감산기와 가산기 ... 446
   모의실험 7. 디코더와 인코더 ... 447
      7-1 디코더 회로 ... 447
      7-2 인코더 회로 ... 448
      7-3 디코더와 인코더 결합회로 ... 449
      7-4 7-Segment ... 449
   모의실험 8. 멀티플렉서와 디멀티플렉서 ... 450
      8-1 멀티플렉서 ... 450
      8-2 디멀티플렉서 ... 451
   모의실험 9. RS 래치와 D 래치 ... 452
      9-1 RS 래치 회로 ... 452
      9-2 RS 와 D 래치 회로 ... 453
      9-3 D 래치 회로 ... 453
   모의실험 10. 플립 플롭 ... 454
      10-1 RS, D 플립플롭 ... 454
      10-2 JK 플립 플롭 ... 455
   모의실험 11. 단안정 멀티바이브레이터 ... 457
      11-1 실험 회로 ... 457
   모의실험 13. 시프트 레지스터 ... 458
      13-1 실험 회로 ... 458
   모의실험 15. 동기식 카운터 ... 459
      15-1 동기식 Count-Up 카운터 회로 ... 459
      15-2 동기식 Count-Down 카운터 회로 ... 460
      15-3 리플 캐리 카운터 회로 ... 461
      15-4 동기식 Modulus 5 카운터 회로 ... 462
   모의실험 16. 결합형 카운터 ... 463
      16-1 귀환 펄스형 Mod-6 카운터 회로 ... 463
      16-2 리셋형 10진 카운터 회로 ... 464
      16-3 직접 리셋트형 Mod 6 카운터 회로 ... 465
      16-4 7447-공동 Anode 디스플레이 인터페이스 회로 ... 466
실험결과테스트 정답 ... 469
닫기