목차
제1장 수와 디지털
   1-1. 수의 체계 ... 15
      1-1-1. 진수 ... 15
      1-1-2. 진수의 변환 ... 18
      1-1-3. 진수의 연산 ... 22
      1-1-4. 보수 ... 24
   1-2. 디지털 개요 ... 28
      1-2-1. 디지털과 아날로그 신호 ... 28
      1-2-2. 논리레벨과 펄스파형 ... 30
      1-2-3. 디지털 논리소자 ... 33
      1-2-4. 디지털 집적회로 ... 35
   1-3. 디지털 코드 ... 37
      1-3-1. BCD 코드 ... 37
      1-3-2. 3초과 코드 ... 39
      1-3-3. 그레이 코드 ... 41
      1-3-4. 해밍코드 ... 43
      1-3-5. 영문 숫자 코드 ... 46
   1장 연습문제 ... 48
제2장 기본논리회로와 디지털 IC
   2-1. 기본논리회로 ... 55
      2-1-1. OR(논리합) ... 56
      2-1-2. AND(논리곱) ... 57
      2-1-3. NOT(논리부정) ... 59
      2-1-4. NOR(부정논리합) ... 59
      2-1-5. NAND(부정논리곱) ... 61
      2-1-6. XOR(배타적 논리합) ... 62
      2-1-7. XNOR(배타적 논리곱) ... 63
   2-2. 디지털 IC ... 64
      2-2-1. 디지털 IC의 특성 ... 64
      2-2-2. 디지털 로직 패밀리 ... 67
      2-2-3. 패키지 형식, 형명법, 유의사항 ... 77
   2장 연습문제 ... 81
제3장 논리대수
   3-1. 부울대수 ... 87
      3-1-1. 부울대수의 연산자 ... 88
      3-1-2. 부울대수의 기본법칙 ... 90
      3-1-3. 부울대수의 기본정리 ... 91
   3-2. 드모르간의 정리 ... 94
      3-2-1. 쌍대의 원리 ... 94
      3-2-2. 드모르간 정리의 일반화 ... 94
   3-3. 논리식과 논리회로도 ... 95
      3-3-1. 논리식의 회로구성 ... 95
      3-3-2. 논리회로도의 수식화 ... 97
      3-3-3. 논리식의 간소화 ... 98
   3장 연습문제 ... 100
제4장 카르노 맵
   4-1. 표준전개 ... 105
      4-1-1. 최소항 형식 ... 105
      4-1-2. 최대항 형식 ... 107
   4-2. 카르노 맵 ... 108
      4-2-1. 2변수 카르노 맵 ... 108
      4-2-2. 3변수 카르노 맵 ... 108
      4-2-3. 4변수 카르노 맵 ... 110
      4-2-4. 5변수 카르노 맵 ... 110
   4-3. 간소화 ... 111
      4-3-1. 묶기와 간소화 ... 111
      4-3-2. 무정의 조건 ... 116
      4-3-3. BCD 코드 - 3초과 코드 변환기 ... 118
   4장 연습문제 ... 122
제5장 조합논리회로
   5-1. 가산기 ... 127
      5-1-1. 반가산기 ... 128
      5-1-2. 전가산기 ... 129
   5-2. 감산기 ... 131
      5-2-1. 반감산기 ... 131
      5-2-2. 전감산기 ... 133
   5-3. 디코더 ... 134
      5-3-1. 2×4 디코더 ... 134
      5-3-2. 3×8 디코더 ... 135
      5-3-3. BCD 디코더 ... 136
      5-3-4. BCD - 7-세그먼트 디코더 ... 138
      5-3-5. 인에이블 신호를 가진 디코더 ... 143
   5-4. 엔코더 ... 147
      5-4-1. 4입력 엔코더 ... 147
      5-4-2. 우선순위 4입력 엔코더 ... 148
   5-5. 비교기 ... 150
      5-5-1. 1비트 비교기 ... 150
      5-5-2. 2비트 비교기 ... 150
   5-6. 멀티플렉서 ... 153
      5-6-1. 4×1 멀티플렉서 ... 153
      5-6-2. 멀티플렉서에 의한 논리함수식의 실현 ... 155
   5-7. 디멀티플렉서 ... 156
   5-8. 패리티 회로 ... 158
      5-8-1. 패리티 ... 158
      5-8-2. 에러검출 ... 159
      5-8-3. 패리티 회로 ... 160
   5-9. 기본게이트 응용회로 ... 161
      5-9-1. 게이트 스위치와 금지회로 ... 161
      5-9-2. 자기유지회로 ... 162
      5-9-3. 인터록 회로 ... 163
   5장 연습문제 ... 165
제6장 플립플롭
   6-1. 플립플롭의 개요 ... 169
      6-1-1. 플립플롭의 분류 ... 169
      6-1-2. 펄스변위 검출기 ... 170
   6-2. R-S 플립플롭 ... 171
      6-2-1. R-S 래치 ... 171
      6-2-2. 인에이블형 R-S 래치 ... 173
      6-2-3. 에지 트리거형 R-S 플립플롭 ... 175
   6-3. J-K 플립플롭 ... 177
   6-4. D 플립플롭 ... 180
      6-4-1. D 래치 ... 180
      6-4-2. 에지 트리거형 D 플립플롭 ... 181
   6-5. T 플립플롭 ... 182
   6-6. 비동기입력 ... 183
   6장 연습문제 ... 185
제7장 카운터와 레지스터
   7-1. 비동기 카운터 ... 191
      7-1-1. 비동기 4비트 업-카운터 ... 191
      7-1-2. 비동기 4비트 다운-카운터 ... 192
      7-1-3. 비동기 N진 업-카운터 ... 193
   7-2. 동기 카운터 ... 196
      7-2-1. 동기 3비트 업-카운터 ... 196
      7-2-2. 동기 3비트 다운-카운터 ... 198
      7-2-3. 동기 N진 카운터 ... 201
      7-2-4. 동기 4비트 업-다운 카운터 ... 205
   7-3. 카운터 응용회로 ... 207
      7-3-1. 디지털시계 ... 207
      7-3-2. 병렬-직렬 데이터 변환 ... 210
   7-4. 레지스터의 기능 ... 211
   7-5. 단방향 시프트 레지스터 ... 213
      7-5-1. 직렬입력-직렬출력 시프트 레지스터 ... 213
      7-5-2. 직렬입력-병렬출력 시프트 레지스터 ... 213
      7-5-3. 병렬입력-직렬출력 시프트 레지스터 ... 215
      7-5-4. 병렬입력-병렬출력 시프트 레지스터 ... 216
   7-6. 양방향 시프트 레지스터 ... 217
   7-7. 시프트 레지스터 카운터 ... 218
      7-7-1. 링-카운터 ... 218
      7-7-2. 존슨-카운터 ... 221
   7장 연습문제 ... 223
제8장 메모리
   8-1. 메모리 개념 ... 229
      8-1-1. 반도체 메모리의 종류 ... 230
      8-1-2. 메모리 구성과 사용법 ... 231
   8-2. 랜덤 액세스 메모리 ... 234
      8-2-1. 정적 램 ... 235
      8-2-2. 동적 램 ... 237
   8-3. 읽기 전용 메모리 ... 239
      8-3-1. 마스크 롬 ... 240
      8-3-2. PROM ... 242
   8-4. FIFO 메모리 ... 245
   8-5. LIFO 메모리 ... 246
   8-6. 메모리 확장 ... 248
   8장 연습문제 ... 251
제9장 프로그램 가능 집적회로
   9-1 주문형 집적회로와 ASSP ... 256
      9-1-1. 완전 주문형 집적회로 ... 256
      9-1-2. 일부 주문형 집적회로 ... 257
      9-1-3. ASSP ... 258
   9-2. PLD ... 259
      9-2-1. PLE ... 260
      9-2-2. PLA ... 261
      9-2-3. PAL ... 267
      9-2-4. EPLD ... 269
      9-2-5. FPGA ... 270
   9장 연습문제 ... 277
실습편
   Lab. 1. DTL 논리게이트 실습 ... 281
   Lab. 2. TTL IC 사용법 ... 285
   Lab. 3. 기본논리회로(1) ... 289
   Lab. 4. 기본논리회로(2) ... 293
   Lab. 5. 오픈 컬렉터형 게이트 ... 299
   Lab. 6. 부울대수 ... 303
   Lab. 7. 드모르간의 정리 ... 309
   Lab. 8. 카르노 맵을 이용한 간소화 ... 313
   Lab. 9. 가산기와 감산기 ... 317
   Lab. 10. 디코더 ... 321
   Lab. 11. 엔코더 ... 325
   Lab. 12. 멀티플렉서와 디멀티플렉서 ... 329
   Lab. 13. 기본게이트 응용회로 ... 333
   Lab. 14. R-S 플립플롭과 D 플립플롭 ... 337
   Lab. 15. J-K 플립플롭과 T 플립플롭 ... 343
   Lab. 16. 시프트 레지스터 ... 347
   Lab. 17. 비동기 카운터 ... 351
   Lab. 18. 동기 카운터 및 BCD 카운터 ... 355
부록
   A. 74 시리즈 TTL ... 359
   B. 찾아보기 ... 363
닫기