목차 일부
제1장 기본 논리 게이트 AND / OR ... 9
가) AND 게이트(Gate) ... 9
나) OR 게이트 ... 14
다) NOT 게이트(인버터) ... 17
제2장 논리 게이트 NAND / NOR ... 21
가) NAND 게이트(Gate) ... 21
나) NOR 게이트 ... 24
다) AND-OR-INVERT...
더보기
목차 전체
제1장 기본 논리 게이트 AND / OR ... 9
가) AND 게이트(Gate) ... 9
나) OR 게이트 ... 14
다) NOT 게이트(인버터) ... 17
제2장 논리 게이트 NAND / NOR ... 21
가) NAND 게이트(Gate) ... 21
나) NOR 게이트 ... 24
다) AND-OR-INVERT(A.O.I) 게이트 ... 27
라) Exclusive-OR 게이트(XOR) ... 29
제3장 DE Morgan의 정리와 Boolean 함수 표현 ... 35
가) De Morgan의 정리 ... 35
나) 10진-2진 부호기(Decimal to Binary Encoder) ... 42
다) 1-bit 비교기(Comparator) ... 44
라) OrCAD의 실습 ... 47
제4장 논리 및 연산회로 ... 69
가) 가산기(Adder) ... 69
나) 감산기(Subtractor) ... 73
다) 부호 변환기(Code Converter) ... 77
라) OrCAD를 이용한 전가산기 구현 ... 88
제5장 Parity bit 및 다중출력회로 ... 93
가) Parity bit 생성기 / 조사기(Parity bit generator ... 93
나) 2-bit 이진 비교기(2-bit binary comparator) ... 99
다) 이진 자승기(Bianry Square Table Generator) ... 105
라) 7-Segment Display ... 108
제6장 MSI / LSI 조합회로 Decoder ... 115
가) 복호기와 부호기(Decoder & Encoder) ... 115
나) 멀티플렉서와 디멀티플렉서(Multiplexer & Demultiplexer) ... 124
다) 1 to 4 line deMux ... 128
라) Dual 1 to 4 line deMux & Dual 2 to 4 decoder ... 130
제7장 MSI / LSI 연산회로 ... 133
가) 4-bit 이진 병렬가산기(4-bit Binary Parallel Adder) ... 133
나) BCD 가산기(BCD Adder) ... 139
다) 4-bit A.L.U ... 143
제8장 논리 및 연산회로 ... 149
가) RS 플립-플롭 ... 149
나) D 플립-플롭 ... 156
다) OrCAD를 이용한 구현 ... 162
라) JK 플립-플롭 ... 166
제9장 순차 회로의 분석 ... 171
제10장 순차 회로의 설계 ... 181
제11장 MSI / LSI 순차회로 ... 193
가) 쉬프트 레지스터(Shift Register) ... 193
나) 비동기 계수기(Asynchronous Counter) 및 동기 계수기(Synchronous Counter) ... 201
제12장 기억소자 Access ROM / EPROM ... 213
가) ROM ... 213
나) EPROM(Erasable Programmable ROM) ... 218
제13장 EPROM의 응용 ... 221
가) 2진 부호-Gray 부호 변환기 ... 221
나) EPROM을 이용한 7-segment Display ... 224
부록(Appendix)
A. 참고문헌 ... 227
B. 실험보고서 작성요령 ... 229
C. TTL IC 내부 회로도 ... 233
D. Universal Device Programmer : ALLMAX ... 275
더보기 닫기