목차 일부
제1장 서론
1-1. 디지털 시스템 ... 12
1-2. 논리회로 ... 12
1-3. 디지털 시스템의 설계 ... 14
1-4. 디지털 집적회로 ... 16
1-5. 디지털 컴퓨터의 소개 ... 17
제2장 수 체계 및 2진수의 연산과 보수
2-1. 10진수 ... 19
2-2. 2진수 ... 21
2-3. 분수...
더보기
목차 전체
제1장 서론
1-1. 디지털 시스템 ... 12
1-2. 논리회로 ... 12
1-3. 디지털 시스템의 설계 ... 14
1-4. 디지털 집적회로 ... 16
1-5. 디지털 컴퓨터의 소개 ... 17
제2장 수 체계 및 2진수의 연산과 보수
2-1. 10진수 ... 19
2-2. 2진수 ... 21
2-3. 분수2진수 ... 28
2-4. 8진수 ... 32
2-5. 16진수 ... 39
2-6. 진법의 4칙 연산 ... 46
2-7. 보수와 보수에 의한 감산 ... 58
연습 문제 ... 73
제3장 정보의 코우드화
3-1. BCD 코우드 ... 78
3-2. 8진 코우드와 16진 코우드 ... 100
3-3. 그레이 코우드 ... 104
3-4. 알파뉴메릭 코우드 ... 107
3-5. 패리티 비트 ... 113
3-6. 패리티와 에러 검출 ... 120
3-7. 에러 교정 ... 123
연습 문제 ... 130
제4장 부울 대수와 논리 게이트
4-1. 부울 대수의 일반론 ... 136
4-2. 부울 대수의 기본적인 개념 ... 137
4-3. 논리 연산의 기호 ... 139
4-4. 부울 대수의 정리 ... 140
4-5. 부울 대수의 간략화와 응용 ... 143
4-6. 컨센서스 이론 ... 151
4-7. 디지털 논리 게이트 ... 153
4-8. 배타적 OR 게이트 ... 166
4-9. 배타적 NOR 게이트 ... 169
4-10. 드 모르간의 정리 ... 169
4-11. IC논리 계열의 소개 ... 174
4.12. 부울 대수식과 게이트 회로와의 관계 ... 181
연습 문제 ... 185
제5장 Boole 함수의 간략화
5-1. 논리함수의 표준형식 ... 192
5-2. 부울 대수와 논리 간략화 ... 202
5-3. Karnaugh Map ... 209
5-4. Karnaugh Map에 의한 간략화 ... 224
5-5. 5 및 6변수의 Karnaugh map ... 243
5-6. 합의 곱의 간략화 ... 246
5-7. 콰인 맥클라스키의 방법 ... 249
5-8. 조합 논리회로의 설계 ... 258
5-9. 전감산기의 설계 ... 267
5-10. 코우드 변환 논리회로 ... 282
연습 문제 ... 296
제6장 MSI와 LSI를 이용한 조합 논리회로 이론
6-1. NAND 및 NOR 게이트의 합성 ... 304
6-2. AND-OR-INVERTER의 합성 ... 312
6-3. OR-AND-INTERVER의 합성 ... 313
6-4. 총괄표 및 예제 ... 313
6-5. 다단 NAND 회로 ... 316
6-6. 다단 NOR 회로 ... 319
6-7. 배타적-OR 및 배타적-NOR ... 321
6-8. 2진수의 병렬 가산기 및 직렬 가산기 ... 327
6-9. 8421 가산기 ... 333
6-10. 3초과 가산기 ... 335
6-11. 크기 비교기 ... 338
6-12. 디코우드 ... 342
6-13. 멀티플렉서 ... 359
6-14. 판독전용 기억장치 ... 369
6-15. 프로그램어블 논리 어레이 ... 379
연습 문제 ... 387
제7장 멀티바이브레이터 회로
7-1. 비안정 멀티바이브레이터 ... 392
7-2. 단안정 멀티바이브레이터 ... 396
7-3. 슈미트 트리거 회로 ... 398
7-4. 쌍(양) 안정 멀티바이브레이터(Flip-Flop) ... 399
7-5. 플립플롭의 트리거링 ... 413
7-6. 클럭부 순서회로의 해석 ... 418
7-7. 순서 논리회로 설계의 간소화 ... 425
7-8. 순서 논리회로의 설계 ... 433
연습 문제 ... 439
제8장 계수기 레지스터
8-1. 기본 2진 리플 카운터 ... 445
8-2. 모듈러스 계수기 ... 452
8-3. 동기식 계수기 ... 470
8-4. MSI계수기 소자 ... 483
8-5. 상하향 계수기 설계회로 ... 485
8-6. 순서회로 ... 488
8-7. 계수기의 응용 ... 505
연습 문제 ... 511
제9장 기억장치
9-1. 일반적인 메모리 개요 ... 513
9-2. 기억장치의 분류 ... 514
9-3. 반도체 메모리의 분류 ... 515
9-4. RAM ... 525
9-5. 기타의 메모리 ... 529
9-6. 자기 코어의 메모리 ... 536
연습 문제 ... 561
제10장 보조기억장치
10-1. 자기적 기록 방식 ... 564
10-2. 자기드럼 기억장치 ... 572
10-3. 자기 디스크 ... 575
10-4. 플로피 디스크 ... 577
10-5. 윈체스터 디스크의 동작 ... 581
10-6. 자기 테이프 ... 582
연습 문제 ... 591
제11장 입력-출력 장치
11-1. 입력장치 ... 594
11-2. 출력장치 ... 616
11-3. 입출력 제어장치의 제어 ... 626
연습 문제 ... 631
제12장 아날로그-디지탈 변환기술과 회로
12-1. 변환기와 디지털 시스템 ... 632
12-2. 가변저항 회로망 ... 634
12-3. 2진식 사다리꼴 회로망 ... 641
12-4. D / A 변환기 ... 651
12-5. D / A 변환기의 정확도와 분해능 ... 657
12-6. 동시형 A / D 변환기 ... 660
12-7. 계수형 A / D 변환기 ... 665
12-8. 연속형 A / D 변환기 ... 671
12-9. 전기 기계식 A / D 변환 ... 677
12-10. D / A 변환기의 제어 ... 682
연습 문제 ... 684
제13장 디지털 집적회로
13-1. 바이폴라 트랜지스터의 특성 ... 689
13-2. RTL의 기본적인 게이트 ... 695
13-3. DTL의 기본적인 게이트 ... 697
13-4. HTL의 기본적인 게이트 ... 698
13-5. I²L의 기본적인 게이트 ... 700
13-6. TTL의 기본적인 게이트 ... 702
13-7. ECL의 기본적인 게이트 ... 719
13-8. MOS의 기본적인 게이트 ... 721
13-9. CMOS의 기본적인 게이트 ... 724
연습 문제 ... 727
더보기 닫기