목차 일부
Ⅰ부 전자 소자들과 기본 회로들
1장 전자공학 입문 ... 1
1.1 신호 ... 2
1.2 신호의 주파수 스펙트럼 ... 4
1.3 아날로그 신호와 디지털 신호 ... 7
1.4 증폭기 ... 11
1.5 증폭기의 회로 모델 ... 23
1.6 증폭기의 주파수 응답 ... 32
...
더보기
목차 전체
Ⅰ부 전자 소자들과 기본 회로들
1장 전자공학 입문 ... 1
1.1 신호 ... 2
1.2 신호의 주파수 스펙트럼 ... 4
1.3 아날로그 신호와 디지털 신호 ... 7
1.4 증폭기 ... 11
1.5 증폭기의 회로 모델 ... 23
1.6 증폭기의 주파수 응답 ... 32
1.7 디지털 논리 반전기 ... 44
요약 ... 55
참고문헌 ... 56
문제 ... 56
2장 연산 증폭기 ... 67
2.1 연산 증폭기의 단자들 ... 68
2.2 이상적인 연산 증폭기 ... 69
2.3 이상적인 연산 증폭기들을 포함하는 회로들의 해석 - 반전 구성기 ... 72
2.4 반전 구성의 다른 응용들 ... 80
2.5 비반전 구성 ... 91
2.6 연산 증폭기 회로들의 예 ... 96
2.7 유한한 개방 - 루프 이득과 대역폭이 회로 성능에 미치는 영향 ... 103
요약 ... 123
참고문헌 ... 124
문제 ... 124
3장 다이오드 ... 137
3.1 이상적인 다이오드 ... 138
3.2 접합 다이오드의 단자 특성 ... 147
3.3 다이오드의 물리적 동작 ... 153
3.4 다이오드 회로의 해석 ... 175
3.5 소신호 모델과 그 응용 ... 183
3.6 역방향 항복 영역에서의 동작 - 제너 다이오드 ... 192
3.7 정류기 회로들 ... 200
3.8 리미팅 회로와 클램핑 회로 ... 214
3.9 특수 다이오드 형태들 ... 221
3.10 SPICE 다이오드 모델과 시뮬레이션 예제 ... 224
요약 ... 231
참고문헌 ... 231
문제 ... 232
4장 바이폴라 접합 트랜지스터(BJT) ... 247
4.1 물리적인 구조와 동작 모드 ... 248
4.2 활성 모드에서 트랜지스터의 동작 ... 249
4.3 pnp 트랜지스터 ... 259
4.4 회로 기호와 약정 ... 261
4.5 트랜지스터 특성의 도식적 표현 ... 265
4.6 트랜지스터 회로의 직류 해석 ... 269
4.7 증폭기로서의 트랜지스터 ... 281
4.8 소신호 등가 회로 모델들 ... 287
4.9 도식적 해석 ... 301
4.10 개별-회로 설계를 위한 BJT 바이어싱 ... 306
4.11 기본적인 일단 BJT 증폭기 구성들 ... 313
4.12 스위치로서 트랜지스터 - 차단 및 포화 ... 326
4.13 BJT에 대한 일반적인 대신호 모델 : 이버스-몰(EM) 모델 ... 336
4314 기본적인 BJT 논리 반전기 ... 343
4.15 완전한 정특성, 내부 커패시턴스, 그리고 2차 효과 ... 349
4.16 SPICE BJT 모델과 시뮬레이션 예제들 ... 361
요약 ... 368
참고문헌 ... 369
문제 ... 369
5장 전계 - 효과 트랜지스터(FET) ... 389
5.1 증가형 MOSFET의 구조와 물리적인 동작 ... 390
5.2 증가형 MOSFET의 전류-전압 특성 ... 402
5.3 공핍형 MOSFET ... 414
5.4 직류에서 MOSFET 회로 ... 419
5.5 증폭기로서 MOSFET ... 427
5.6 MOS 증폭기 회로에서 바이어싱 ... 439
5.7 1단 IC MOS 증폭기의 기본 구성 ... 448
5.8 CMOS 디지털 논리 반전기 ... 466
5.9 아날로그 스위치로서 MOSFET ... 478
5.10 MOSFET 내부 커패시턴스와 고주파 모델 ... 484
5.11 접합 전계-효과 트랜지스터(JFET) ... 490
5.12 갈륨 비소(GaAs) 소자 - MESFET10 ... 495
5.13 SPICE MOSFET 모델과 시뮬레이션 예제들 ... 502
요약 ... 510
참고문헌 ... 510
문제 ... 512
Ⅱ부 아날로그 회로들
6장 차동 증폭기와 다단 증폭기 ... 533
6.1 BJT 차동쌍 ... 534
6.2 BJT 차동 증폭기의 소신호 동작 ... 539
6.3 차동 증폭기의 다른 비이상 특성들 ... 552
6.4 BJT 집적 회로의 바이어싱 ... 556
6.5 능동 부하를 가진 BJT 차동 증폭기 ... 572
6.6 MOS 차동 증폭기 ... 578
6.7 BiCMOS 증폭기 ... 589
6.8 GaAs 증폭기 ... 595
6.9 다단 증폭기 ... 606
6.10 SPICE 시뮬레이션 예 ... 613
요약 ... 619
참고문헌 ... 619
문제 ... 620
7장 주파수 응답 ... 639
7.1 영역 해석 ; 극점, 영점, 보드 선도 ... 640
7.2 증폭기의 전달 함수 ... 647
7.3 공통-소스 및 공통-이미터 증폭기의 저주파 응답 ... 661
7.4 공통-소스 및 공통-이미터 증폭기의 고주파 응답 ... 670
7.5 공통-베이스, 공통-게이트, 그리고 캐스코드 구성 ... 680
7.6 이미터 폴로워와 소스 폴로워의 주파수 응답 ... 688
7.7 공통-컬렉터 공통-이미터 종속 접속 ... 691
7.8 차동 증폭기의 주파수 응답 ... 697
7.9 SPICE 시뮬레이션 예제 ... 708
요약 ... 714
참고문헌 ... 715
문제 ... 715
8장 귀환 ... 733
8.1 일반적인 귀환 구조 ... 735
8.2 부귀환의 몇 가지 특성 ... 737
8.3 네 가지의 기본적인 귀환 구성 ... 742
8.4 직-병렬 귀환 증폭기 ... 747
8.5 직-직렬 귀환 증폭기의 해석 ... 757
8.6 병-병렬 귀환 증폭기와 병-직렬 귀환 증폭기 ... 766
8.7 루프 이득의 계산 ... 779
8.8 안정성 문제 ... 784
8.9 귀환이 증폭기 극점들에 미치는 영향 ... 787
8.10 보드 선도를 이용한 안정도 고찰 ... 797
8.11 주파수 보상 ... 802
8.12 SPICE 시뮬레이션 예 ... 809
요약 ... 814
참고문헌 ... 814
문제 ... 815
9장 출력단과 전력 증폭기 ... 825
9.1 출력단의 분류 ... 826
9.2 A급 출력단 ... 828
9.3 B급 출력단 ... 833
9.4 AB급 출력단 ... 840
9.5 AB급 회로의 바이어스 ... 844
9.6 전력 BJT ... 850
9.7 AB급 회로 구성의 변화 ... 858
9.8 IC의 전력 증폭기 ... 864
9.9 MOS 전력 트랜지스터 ... 872
요약 ... 883
참고문헌 ... 883
문제 ... 884
10장 아날로그 집적 회로 ... 891
10.1 741 연산 증폭기 회로 ... 892
10.2 741의 직류 해석 ... 897
10.3 741 입력단의 소신호 해석 ... 905
10.4 741 둘째 단의 소신호 해석 ... 911
10.5 741 출력단의 해석 ... 914
10.6 741의 이득과 주파수 응답 ... 919
10.7 CMOS 연산 증폭기 ... 925
10.8 CMOS와 BiCMOS 연산 증폭기의 또 다른 회로 구성 ... 937
10.9 데이터 변환기-서론 ... 944
10.10 D/A 변환기 회로 ... 948
10.11 A/D 변환기 회로 ... 953
10.12 SPICE 시뮬레이션 예 ... 960
요약 ... 966
참고문헌 ... 967
문제 ... 968
11장 여파기와 동조 증폭기 ... 977
11.1 여파기 전송, 유형, 그리고 사양 ... 978
11.2 여파기 전달 함수 ... 983
11.3 버터워스 여파기와 체비셰프 여파기 ... 987
11.4 1차와 2차 여파기 함수 ... 996
11.5 2차 LCR 공진기 ... 1005
11.6 시뮬레이티드 인덕터에 기초를 둔 2차 능동 여파기 ... 1013
11.7 2-적분기 루프 구성에 기초를 둔 2차 능동 여파기 ... 1022
11.8 단일-증폭기 쌍2차 능동 여파기 ... 1029
11.9 감도 ... 1038
11.10 스위치드-패시터 여파기 ... 1041
11.11 동조 증폭기 ... 1047
요약 ... 1068
참고문헌 ... 1069
문제 ... 1070
12장 신호 발생기와 파형 성형 회로 ... 1077
12.1 사인파 발진기의 기본 원리 ... 1078
12.2 연산 증폭기-RC 발진기 회로 ... 1085
12.3 LC 발진기와 수정 발진기 ... 1094
12.4 쌍안정 멀티바이브레이터 ... 1101
12.5 비안정 멀티바이브레이터를 이용한 구형파와 삼각파의 생성 ... 1111
12.6 표준 펄스의 생성-단안정 멀티바이브레이터 ... 1116
12.7 집적-회로 타이머 ... 1118
12.8 비선형 파형-성형 회로 ... 1125
12.9 정밀 정류기 회로 ... 1129
12.10 SPICE 시뮬레이션 예 ... 1139
요약 ... 1144
참고문헌 ... 1144
문제 ... 1145
Ⅲ부 디지털 회로들
13장 디지털 회로들 ... 1157
13.1 디지털 회로 설계 : 개요 ... 1158
13.2 CMOS반전기의 설계와 성능 분석 ... 1166
13.3 CMOS 논리-게이트 회로 ... 1175
13.4 의사(擬似)-NMOS(Pseudo-NMOS) 논리 회로 ... 1188
13.5 통과 트랜지스터(Pass-Transistor) 논리 회로 ... 1198
13.6 동적(Dynamic) 논리 회로 ... 1209
13.7 래치(latch) 및 플립-플롭(flip-flop) ... 1218
13.8 멀티바이브레이터 회로(Multivibrator) ... 1228
13.9 반도체 메모리 : 종류와 구조 ... 1236
13.10 RANDOM ACCESS MEMORY(RAM) 셀 ... 1240
13.11 감지 증폭기(Sense Amplifier)와 주소 디코더(Address Decoder) ... 1248
13.12 읽기전용 메모리(read-only memory, ROM) ... 1258
요약 ... 1270
참고문헌 ... 1271
문제 ... 1272
14장 바이폴라 디지털 회로와 발전된 기술의 디지털 회로 ... 1285
14.1 BJT 스위치의 동적 동작 ... 1286
14.2 BJT 디지털회로의 초기 형태 ... 1290
14.3 트랜지스터-트랜지스터 논리(TTL 또는 T²L) ... 1295
14.4 표준 TTL의 특성 ... 1308
14.5 성능 개선된 TTL계열 ... 1316
14.6 이미터-결합 논리(ECL) ... 1324
14.7 BiCMOS 디지털 회로 ... 1341
14.8 갈륨비소 디지털회로 ... 1346
14.9 SPICE 시뮬레이션 예 ... 1355
요약 ... 1362
참고문헌 ... 1363
문제 ... 1364
찾아보기 ... 1371
더보기 닫기